SOGO論壇
  登入   註冊   找回密碼
查看: 14347|回覆: 6
列印 上一主題 下一主題

[技術文章] ESD防護觀念介紹 [複製連結]

Rank: 4

狀態︰ 離線
跳轉到指定樓層
1
發表於 2009-4-29 00:09:20 |只看該作者 |倒序瀏覽
一.靜電放電簡介
      1.靜電的產生方式 : 摩擦 / 感應 / 剝離 / 接觸
      2.靜電的產生原理 : 電子移轉與材料/溼度/摩擦速度/面積
      3.靜電放電的模式
          3-1.人體放電模式(HBM,Human Body Model) :
            人體在地上走動磨擦或其他因素在人體上已累積了靜電,當此人去碰觸到產品時,人體上的靜電
                    便會進入產品  內並導通到地面去。 最古老且最常發生的模式,通常因人體電容小,故產生電流
                    較小且速度較慢,危害較小。
      3-2.機器放電模式(MM,Machine Model)
            機器放電模式的ESD是指機器(例如機械手臂)本身累積了靜電,當此機器去碰觸到產品時,該靜
                    電便經由產品放電至地面 。通常儲存的電荷較多且因電阻較小,故產生電流較大且速度較快,由
                    此可知MM的故障不需電壓太大就會造成
      3-3.元件充電模式(Charged Device Model)
            產品磨擦或其他因素而在內部累積了靜電。 此帶有靜電的產品在處理過程中,碰觸到地面時,內
                    部的靜電自內部流出,造成了放電的現象,大部分的ESD故障的原因皆屬於此類,CDM的電流大、
                    速度 快、保護也較困難

二.ESD對產品的影響
      1.ESD所造成的破壞常常不易察覺且事後不易追蹤,以IC而言,估計被破壞元件中有1/4是ESD造成
          元件損壞、故障、干擾,帶電表面易沾附污染物,影響潔淨度
      2.電子產品的ESD測試
          以靜電槍打產品接觸面,歐規IEC 61000-4-2
      測試次數:正負極性至少各10次
          判定:A(無影響),B(自動恢復),C(需Reset),D(永久損壞)

三.ESD防制原理
      1.靜電防制材料
          表面電阻率(Ω/square),常用來衡量物質是否為良好的靜電消散材料
          絕緣材料:表面電阻率大於1012Ω/square的材料
          導電材料:表面電阻率小於105Ω/square的材料
          靜電消散材料:表面電阻率介上述兩者間的材料
          靜電屏蔽材料:可防止元件遭受外界靜電場破壞的屏蔽防護材料
          抗靜電材料:能抑制摩擦升電的材料,不需量測電阻率來決定其特性
      2.基本法則
          工作區內的所有導電物體接地,使其帶電不超過100V
      工作區內的所有絕緣體所帶電壓不超過2KV
      如果無法避免靜電場,應確保產品與帶電表面距離12”(約30cm)以上
喜歡嗎?分享這篇文章給親朋好友︰
               感謝作者     

頭像被屏蔽

禁止訪問

狀態︰ 離線
2
發表於 2009-4-29 18:15:00 |只看該作者
提示: 作者被禁止發言或禁止訪問或刪除帳號,本文內容已被系統自動屏蔽。

Rank: 5Rank: 5

狀態︰ 離線
3
發表於 2009-5-5 03:22:12 |只看該作者

回覆 #1 teng5793 的帖子

很不錯的概念  多謝大大無私的提供新知

Rank: 4

狀態︰ 離線
4
發表於 2009-9-1 21:54:33 |只看該作者
這因該是工廠的防靜電工程巴
非產品防靜電工程

Rank: 2

狀態︰ 離線
5
發表於 2009-9-20 00:08:20 |只看該作者
這的確是產品的防靜電工程唷~
主要是用在ic設計的時候
因為ic對於靜電很敏感...人體接觸的充放電都有可能會讓電路毀損
因此ESD在ic design來說是蠻重要的一環...
如果ESD電路設計的好的話...產品良率可以大大提高
但是因為現在IC size越來越小...相對需要較大面積的ESD電路如何取捨變得更重要了
所以ESD其實是一門蠻重要的學問唷

Rank: 3Rank: 3

數位硬體勳章

狀態︰ 離線
6
發表於 2009-9-20 11:18:30 |只看該作者
對啊,我們現在用 0.13um 的製程,那個 ESD 結構真是有夠大的。

現代的 IC 都是在 I/O pad 上附加一個 ESD 區塊,不然 IC 裏面的線路很容易被靜電擊穿。

Rank: 9Rank: 9Rank: 9

狀態︰ 離線
7
發表於 2017-9-4 14:53:29 |只看該作者

很不錯的概念  多謝大大無私的提供新知
請注意︰利用多帳號發表自問自答的業配文置入性行銷廣告者,將直接禁訪或刪除帳號及全部文章!
您需要登錄後才可以回覆 登入 | 註冊


本論壇為非營利自由討論平台,所有個人言論不代表本站立場。文章內容如有涉及侵權,請通知管理人員,將立即刪除相關文章資料。侵權申訴或移除要求:abuse@oursogo.com

GMT+8, 2024-11-22 22:11

© 2004-2024 SOGO論壇 OURSOGO.COM
回頂部