- 註冊時間
- 2008-10-4
- 最後登錄
- 2012-8-24
- 主題
- 查看
- 積分
- 60
- 閱讀權限
- 30
- 文章
- 50
- 相冊
- 0
- 日誌
- 0
狀態︰
離線
|
原帖由 紅髮傑克 於 2009-9-10 10:52 發表
1.minimum input arrival time before clock
2.Maximum output required time after clock
3.Maximum combinational path delay
1) 應該就是指 flip-flop 的 setup time。你去查一下每一個 FF 的規格書,一定都有告訴你 setup time 的需求。意思是說 FF 的 input data 必須在 sampling clock edge 之前若干時間是穩定的,不可以動,不然 FF 不保證能抓到正確的 data
2) 應該就是指 flip-flop 的 hold time。你去查一下每一個 FF 的規格書,一定都有告訴你 hold time 的需求。意思是說 FF 於完成 sampling 動作以後若干時間,其 output data 才保證是正確的。這個值有可能是負值。
3) 一般積體電路裏的 timing path 分兩種,一種叫 sequential ,指 FF 和 FF 之間的路徑,這種路徑是受到 clock 控制的。另一種就是 combinational ,指的是只經過一般邏輯閘和 delay line 等不受 clock 限制的路徑。
開版大都在讀 paper 了,該不會連這些最基本的積體電路名辭都不知道吧? |
-
總評分: 威望 + 2
查看全部評分
|